仪器网(yiqi.com)欢迎您!

| 注册2 登录
网站首页-资讯-专题- 微头条-话题-产品- 品牌库-搜索-供应商- 展会-招标-采购- 社区-知识-技术-资料库-方案-产品库- 视频

问答社区

基于EDA的8位十进制频率计设计

地理系的历史帝 2016-03-03 23:24:11 343  浏览

参与评论

全部评论(1条)

  • eryrejk 2016-03-04 00:00:00
    基于EDA的8位十进制频率计设计同学找到你要的了吗,,我有

    赞(4)

    回复(0)

    评论

热门问答

基于EDA的8位十进制频率计设计
2016-03-03 23:24:11 343 1
求助,8位十进制数字频率计的设计
 
2017-01-07 01:38:32 492 1
基于单片机的频率计设计
设计要求设计一个以单片机为核心的频率测量装置。使用AT89C51单片机的定时器/计数器的定时和计数功能,外部扩展6位LED数码管,要求累计每秒进入单片机的外部脉冲个数,用LED数码管显示出来。(1)被测频率fx<110Hz,采用测周法,显示频率×××. ×××;fx>1... 设计要求设计一个以单片机为核心的频率测量装置。使用AT89C51单片机的定时器/计数器的定时和计数功能,外部扩展6位LED数码管,要求累计每秒进入单片机的外部脉冲个数,用LED数码管显示出来。(1)被测频率fx<110Hz,采用测周法,显示频率×××. ×××;fx>110Hz,采用测频法,显示频率××××××。(2)利用键盘分段测量和自动分段测量。(3)完成单脉冲测量,输入脉冲宽度范围是100ms~0.1s。(4)显示脉冲宽度要求如下。Tx<1000ms,显示脉冲宽度×××。Tx>1000ms,显示脉冲宽度××××。 求大神给个程序,给个设计方,您之前给的失效了,谢谢大神 展开
2016-07-07 19:24:28 349 1
基于vhdl语言的8位数字频率计的设计
论文要求:测量从1Hz到9999的信号频率,并将被测信 的频率在数码管上显示出来,采用文本和图形混合设计的方法! 请高人指点一下!我实在是不懂,Z好能给我发一份设计,邮箱是945876736@qq.com!万分感谢!!!!
2010-03-14 18:18:36 329 2
基于FPGA 的简易频率计设计
基于FPGA 的简易频率计设计 利用FFT模块(点数512)对信号进行频谱分析,用SignalTap 显示频谱 设计程序找出频率值。
2015-11-21 07:30:29 457 1
急求基于FPGA的频率计设计
要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z... 要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z后,谢谢。 展开
2013-12-09 05:14:34 389 2
求基于VHDL的四位十进制频率计 要求显示输出,谢谢啦
 
2011-03-10 12:15:10 357 1
设计一个4位十进制数显示的数字式频率计.要求如下:
设计一个4 位十进制数字显示的数字式频率计。要求如下: ①4 位十进制数字显示的数学式频率计, 其频率测量范围为10~9999KHz, 测量单位为KHz。 ②要求量程能够转换( 即测几十到几百千(KHz)时, 有小数点显示, 前者显示小数点后2 位, 后者显示小数点后1 位。) ... 设计一个4 位十进制数字显示的数字式频率计。要求如下: ①4 位十进制数字显示的数学式频率计, 其频率测量范围为10~9999KHz, 测量单位为KHz。 ②要求量程能够转换( 即测几十到几百千(KHz)时, 有小数点显示, 前者显示小数点后2 位, 后者显示小数点后1 位。) ③当输入的信号小于10KHz 时, 输出显示全0;当输入的信号大于9999KHz 时, 输出显示全KHz。 展开
2018-11-14 07:16:09 350 0
基于FPGA的高精度DDS频率计的设计
课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请... 课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请联系我详谈 重谢! 展开
2015-04-22 13:25:59 334 1
基于AT89S52单片机的简易频率计的设计
要求: (1)测量范围。幅度:0.5V~5V;频率1HZ~1MHZ。 (2)测试误差≤0.1%。 (3)用4位数码管显示,当频率变化时,能通过数码管及时的看到变化后的频率
2015-01-14 10:41:12 445 2
基于nois2频率计设计可以用什么语言
 
2015-03-29 00:36:58 363 1
求基于EDA的数字频率计
求基于EDA的数字频率计 要求: 1、输入为矩形脉冲,频率范围0~99MHz; 2、用五位数码管显示;只显示Z后的结果,不要将计数过程显示出来; 3、单位为Hz和KHz两档,自动切换。 谁帮个忙啊,谢谢啦!!
2018-11-30 23:32:45 420 0
EDA设计:数字频率计
要求: 1.输入为矩形脉冲,频率范围0~99MHz; 2.用五位数码管显示;只显示Z后的结果,不要将计数过程显示出来; 3.单位为Hz和KHz两档,自动切换。
2010-09-02 01:51:07 298 1
【EDA课程设计】如何设计一个能测量方波信号的频率的频率计?
1、FPGAZ小系统设计; 2、VHDL设计。 测量的频率范围是0999999Hz。 结果用十进制数显示。 求设计报告!
2010-07-14 14:58:06 422 1
求 基于FPGA的等精度频率计设计 毕业论文
采用等精度测频原理进行数字频率计设计,小车了对被测信号计数产生的误差,测量精度得以提升。本课题要求完成基于FPGA的等精度频率计的应用方案设计,并在DE2-70上进行验证。 参数要求: 测量信号为方波,频率范围:1HZ~9999Hz 测量误差<0.017% 采用液晶模... 采用等精度测频原理进行数字频率计设计,小车了对被测信号计数产生的误差,测量精度得以提升。本课题要求完成基于FPGA的等精度频率计的应用方案设计,并在DE2-70上进行验证。 参数要求: 测量信号为方波,频率范围:1HZ~9999Hz 测量误差<0.017% 采用液晶模块进行显示,显示刷下时间1~3秒可调 具有清零功能 各位大神可以发我QQ邮箱 395107842@qq.com 谢谢了!! 展开
2011-12-21 06:18:14 492 2
基于单片机的频率计
哪位大侠有基于单片机频率计的设计,范围1HZ到100MHZ,希望能不吝赐教啊。自己做的频率计仿真达不到要求。只能达到10M,卡在哪了,做不下去了。O(∩_∩)O谢谢了。
2012-05-08 03:40:25 263 3
基于单片机的频率计设计用LM016L显示简单吗
 
2015-03-29 03:57:41 316 5
怎样扩展为8位10进制频率计
 
2018-12-02 04:15:01 256 0
51单片机---------基于简单IO口的LCD显示频率计设计
求报告!!!
2013-12-04 17:40:52 416 1

12月突出贡献榜

推荐主页

最新话题