数字频率计设计 使用EDA实验箱
-
设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测... 设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测试结果,三位数码管显示数值,一位数码管显示10的幂次。 展开
全部评论(2条)
-
- 奥运37 2010-12-14 00:00:00
- - -等待专业人士来发言
-
赞(15)
回复(0)
-
- liguozheng2006 2010-12-15 00:00:00
- 你该不会是想用嵌入式来做吧,就FPGA或是430。提醒你,要想提高精度,可以采用全同步频率计的方法,就是被测信号和基准信号同步,这样可以消除正负1的误差。其他的,在这上面也说不完,你可以在网上找找。有很多这方面的资料。
-
赞(19)
回复(0)
热门问答
- 数字频率计设计 使用EDA实验箱
- 设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测... 设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测试结果,三位数码管显示数值,一位数码管显示10的幂次。 展开
2010-12-13 06:48:46
431
2
- EDA设计:数字频率计
- 要求: 1.输入为矩形脉冲,频率范围0~99MHz; 2.用五位数码管显示;只显示Z后的结果,不要将计数过程显示出来; 3.单位为Hz和KHz两档,自动切换。
2010-09-02 01:51:07
273
1
- eda实验 6位数字频率计 tjuxgz@126.com
- 基本要求:设计一个6位频率计,可以测量从1Hz到999 999Hz的信号频率。 频率计工作时,先要产生一个计数允许信号,即闸门信号,闸门信号的宽度为单位时间,例如1s或100ms。在闸门信号有效的时间内对被测信号计数,即为信号频率。测量过程结束,需要锁存计数值... 基本要求:设计一个6位频率计,可以测量从1Hz到999 999Hz的信号频率。 频率计工作时,先要产生一个计数允许信号,即闸门信号,闸门信号的宽度为单位时间,例如1s或100ms。在闸门信号有效的时间内对被测信号计数,即为信号频率。测量过程结束,需要锁存计数值或留出一段时间显示测量值,下一次测量前,应该对计数器清零。同时将计时结果通过6个七段数码管显示。 闸门信号由闸门电路产生 频率计可以分为三个部分:闸门电路、计数器和显示电路。本实验中,闸门电路时钟为 2Hz,产生的计数周期为0.5s.清零周期为0.5s,4s为一个周期测量一次信号频率。计数器由六个10进制计数器构成,受闸门电路控制。显示电路利用6位数码显示器。 xiexie 展开
2008-12-23 05:34:48
576
1
- 跪求EDA课程设计:等精度数字频率计设计
- 本系统设计的基本指标如下: (1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功能,测试范围为0.1 μs~1 s,测试精... 本系统设计的基本指标如下: (1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功能,测试范围为0.1 μs~1 s,测试精度为0.01 μs。 (4) 对于占空比测试功能,测试精度为1%~99%。 不好意思,没分了,有没有哪位好心人帮帮忙,跪谢……还几天要交了,急!!! 展开
2011-12-29 17:34:24
310
2
- 求基于EDA的数字频率计
- 求基于EDA的数字频率计 要求: 1、输入为矩形脉冲,频率范围0~99MHz; 2、用五位数码管显示;只显示Z后的结果,不要将计数过程显示出来; 3、单位为Hz和KHz两档,自动切换。 谁帮个忙啊,谢谢啦!!
2018-11-30 23:32:45
397
0
- 毕业设计数字频率计设计
2012-11-27 14:46:56
433
1
- Verilog 数字频率计设计
- 要求LED显示 频率为0到999HZ
2009-06-08 03:00:10
379
2
- 数字频率计的设计
- 二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。... 二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。量程分为10kHz、100kHz和1MHz三挡,即Z大读数分别为9.99 kHz、99.9 kHz和999 kHz。这里要求量程能够自动转换,具体要求如下: ① 当读数大于999时,频率计处于超量程状态,下一次测量时,量程自动增大1档; ② 当读数小于099时,频率计处于欠量程状态,下一次测量时,量程自动减小1档; ③ 当超过频率测量范围时,显示器溢出; ④ 采用记忆显示方式即计数过程中不显示数据,待计数过程结束后,显示测频结果,并将此显示结果保持到下次计数结束、显示时间不短于1s; ⑤ 小数点位置随量程变化自动移位; ⑥ 选做:增加测周期功能(量程为1ms、10ms、100ms三档,即Z大读书为9.99ms,99.9ms和999ms) 用MAX-PLUSII或能实现的程序或者QUARTUS实现,好了追加100分,C语言的不行啊!用verilog HDL语言写。尽量详细些,Z好是以报告或论文的形式。程序要有注释 展开
2008-09-04 21:49:36
411
3
- 简易数字频率计的设计
- 3.1被测信号波形:正弦波、三角波和矩形波。 3.2 测量频率范围:分三档: 1Hz~999Hz 0.01kHz~9.99kHz 0.1kHz~99.9kHz 3.3 测量周期范围:1ms~1s。 3.4 测量脉宽范围:1ms~1s。 3.5 测量精度:显示3位有效数字(要求分析1Hz、1kHz和999kHz的测量误差)。 3.6当... 3.1被测信号波形:正弦波、三角波和矩形波。 3.2 测量频率范围:分三档: 1Hz~999Hz 0.01kHz~9.99kHz 0.1kHz~99.9kHz 3.3 测量周期范围:1ms~1s。 3.4 测量脉宽范围:1ms~1s。 3.5 测量精度:显示3位有效数字(要求分析1Hz、1kHz和999kHz的测量误差)。 3.6当被测信号的频率超出测量范围时,报警. 4.扩展指标 要求测量频率值时,1Hz~99.9kHz的精度均为+1。 5.设计条件 5.1 电源条件:+5V。 型号 名称及功能 数量 NE555 定时器 1片 74151 8选1数据选择器 2片 74153 双4选1数据选择器 2片 7404 六反向器 1片 4518 十进制同步加/减计数器 2片 74132 四2输入与非门(有施密特触发器) 1片 74160 十进制同步计数器 3片 C392 数码管 3片 4017 十进制计数器/脉冲分配器 1片 4511 4线-七段所存译码器/驱动器 3片 TL084 1片 10K电位器 1片 电阻电容 拨盘开关 1个 门电路、阻容件、发光二极管和转换开关等原件自定。 求教高手! 展开
2011-08-31 14:12:30
477
5
- 求设计一个数字频率计
- 求设计一个数字频率计要求: 1) 频率测量范围:1HZ-10KHZ,10KHZ-100KHZ; 2)测量时间:T≤1.5S; 3)被测信号幅度:0.5V; 4) 具有四位十进制数字显示功能。
2017-06-30 05:13:54
437
1
- 电子设计:数字频率计的设计
- 要求1HZ--10KHZ,测量方波,三角波,正弦波,幅值0.5-5V,电子设计,不用单片机,有没有那个好心人有multism的电路图啊,还有设计资料,资料可以发邮箱,1693099355@qq.com(回答的好一定给高分。)
2018-11-19 09:22:42
260
0
- 基于EDA的8位十进制频率计设计
2016-03-03 23:24:11
333
1
- 数字频率计的使用
- 数字频率计一般都是用计过零点个数来测频率的,那么测定0.1Hz的频率难道要10s么?现在很多数字频率计Z低可以测到0.01Hz,难道要100s才测的出来?还是用什么其他的方法?请高手指点一下。还有就是闸门时间是0.1ms的数字频率计,给一个单频信号,持续时间为1ms... 数字频率计一般都是用计过零点个数来测频率的,那么测定0.1Hz的频率难道要10s么?现在很多数字频率计Z低可以测到0.01Hz,难道要100s才测的出来?还是用什么其他的方法?请高手指点一下。还有就是闸门时间是0.1ms的数字频率计,给一个单频信号,持续时间为1ms,那么测定精度是多少Hz?(信号频率不超过200K) 展开
2008-11-03 23:01:45
423
1
- 数字频率计设计(请附上电路图)
- 要求: (1 )频率为10HZ--1MHZ (2 )输入周期信号幅值不小于200mV的Vpp ( 3)测量显示精度高于10的-5次 (4) 采用外部5V直流电源供 可以用51单片机设计,也可以不用,要是用51的话,程序不要汇编语言的 请发到603128508@qq.com 谢谢了 ... 要求: (1 )频率为10HZ--1MHZ (2 )输入周期信号幅值不小于200mV的Vpp ( 3)测量显示精度高于10的-5次 (4) 采用外部5V直流电源供 可以用51单片机设计,也可以不用,要是用51的话,程序不要汇编语言的 请发到603128508@qq.com 谢谢了 满意再加分 展开
2011-07-28 14:06:10
213
1
- 简易数字频率计 verilog语言设计
- 要求:1、设计一个数字频率计,闸门时间为1秒,Z高可测频率为100Mhz. 2、频率由8位数码管显示输出。
2014-06-30 06:21:07
480
1
- 高分求简易数字频率计设计
- 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间... 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得); 5、当被测信号的频率超出测量范围时,报警。 设计报告书写格式: 1、选题介绍和设计系统实现的功能; 2、系统设计结构框图及原理; 3、采用芯片简介; 4、设计的完整电路以及仿真结果; 5、Protel绘制的电路原理图; 6、制作的PCB; 7、课程设计过程心得体会(负责了哪些内容、学到了什么、遇到的难题及解决方法等)。 电子课程设计过程: 系统设计→在Multisim2001下仿真→应用Protel 99SE绘制电路原理图→制作PCB→撰写设计报告 仿真软件: Multisim 2001,Protel 99SE。 展开
2009-01-03 06:22:59
380
3
- eda设计正负脉宽数控调制信号发生器
2017-12-15 01:25:48
299
1
- 求助,8位十进制数字频率计的设计
2017-01-07 01:38:32
454
1
- 谁有pic单片机的数字频率计设计?
2011-05-22 00:05:25
240
2
- 数电课程设计,简易数字频率计设计
- 数电课程设计,简易数字频率计设计图片是老师给的提示,
2018-12-03 10:23:57
392
0
5月突出贡献榜
推荐主页
最新话题
参与评论
登录后参与评论